溫馨提示×

溫馨提示×

您好,登錄后才能下訂單哦!

密碼登錄×
登錄注冊×
其他方式登錄
點擊 登錄注冊 即表示同意《億速云用戶服務條款》

低電壓SRAM的重要性

發布時間:2020-08-10 21:13:00 來源:ITPUB博客 閱讀:232 作者:宇芯電子 欄目:服務器

隨著SOC 技術的發展,CMOS 工藝尺寸不斷縮小,芯片集成度越來越高,使得單位面積芯片的功耗不斷提高。近年來,便攜式電子產品如智能手機、平板電腦、數碼相機、智能手環發展迅猛,而對于使用電池的便攜式電子產品,芯片的功耗會直接影響到電池的使用時間、使用壽命,功耗逐漸成為大規模集成電路設計中最關心的問題。
 
CMOS 集成電路中的功耗由動態功耗、靜態功耗和短路功耗組成。各個功耗表達式如公式所示:
 
  低電壓SRAM的重要性
 
其中,Pdynamic是電路電容充放電產生的動態功耗,與電源電壓成平方關系;Pleak是靜態功耗,即漏電流產生的功耗,與電源電壓成一次方關系;Pshort是電路的短路功耗,產生于NMOS、PMOS 同時導通的瞬間,同樣與電源電壓成一次方關系。由此可見降低電源電壓能夠直接有效地降低電路的功耗。
 
SRAM 的功耗包括動態功耗和靜態功耗,動態功耗和靜態功耗所占總功耗的比例不是一成不變的,其比例隨集成電路工藝的發展而變化。工藝每前進一個節點,MOSFET 漏電流大約增加5 倍。器件特征尺寸的減少,使得靜態功耗在電路總功耗中所占比例越來越大,同時也必然引起靜態泄漏電流的增加。據統計,在90nm 工藝下,IC 漏電流功耗大約占整個功耗的1/3,在65nm 工藝下,IC 漏電流功耗已經占總功耗的一半以上。由于動態功耗與電源電壓是平方的關系,靜態功耗與電源電壓是一次方關系,降低電源電壓能夠使得動態功耗和靜態功耗都得到大幅降低。

向AI問一下細節

免責聲明:本站發布的內容(圖片、視頻和文字)以原創、轉載和分享為主,文章觀點不代表本網站立場,如果涉及侵權請聯系站長郵箱:is@yisu.com進行舉報,并提供相關證據,一經查實,將立刻刪除涉嫌侵權內容。

AI

亚洲午夜精品一区二区_中文无码日韩欧免_久久香蕉精品视频_欧美主播一区二区三区美女